一种基于功耗管理的DSP处理器设计
  在信息日益成为一种重要资源的今天,强大的市场需求和微电子技术的发展促成了便携式电子系统的飞速发展。这些便携式电子设备,不但对速度和面积要求非常高,而且对系统的平均功耗要求也很严格,使功耗问题日渐成为制约便携式电子设备发展的瓶颈。要获得高性能低功耗的方案,其实质也就是在处理速度、芯片面积和功耗上来权衡如何满足数字信号处理系统的要求。
<P>       本文介绍了一种基于并行流水线的低功耗数字信号处理器(DSP)的系统设计,以改善通用处理器的不足,应用于各种便携式系统中,以便取得良好的效果。 </P>
<P>       系统方案中,基于流水线的结构从行为级方面降低了系统的功耗;时钟管理方案则可以允许系统在不同的工作模式下使用不同的工作频率,从而使每一个单项任务所消耗的功耗最小;增强型的哈佛结构存储管理可以大大提高系统的并行性,提高系统效率。 </P>
<P>      <STRONG> 1 流水线结构 </STRONG></P>
<P>       流水线结构是芯片行为级降低功耗的主要方法之一,下面简要分析其原理。在传统的分析方法中,CMOS电路的功耗可用下面的方程进行估计: </P>
<P>      <IMG height=30 src="http://www.dzdqw.com/jishu/UploadFiles_9637/200610/20061010223229291.jpg" width=368 border=0><BR>        其中f=1/Ts,Ts是原始时序系统的时钟周期。若是一个M级流水线系统,其关键路径则缩短为原路经长度的1/M,一个时钟周期内充放电电容则减小为Ccharge/M(注意总电容并没有变化)。如果时钟速度保持不变,则在原来对电容Ccharge充放电的同样时间内,现在只需要对Ccharge/M进行充放电,这就意味着电源电压可以降低到βVdd,其中β是一个小于1的常数。这样,流水线滤波器的功耗将为: </P>
<P>     <IMG height=37 src="http://www.dzdqw.com/jishu/UploadFiles_9637/200610/20061010223229936.jpg" width=386 border=0></P>
<P>       和原始系统相比流水线系统的功耗降低了β2倍。 </P>
<P>       该DSP处理器采用如图1所示的4级流水线结构。各级流水线的功能介绍如下: </P>
<P>       FI:取址阶段。由程序地址产生模块产生指令存储器地址,并取出指令。<BR> <BR>       DI:译码阶段。通过指令译码产生相应的微控制信号,送入相应的控制寄存器。 </P>
<P>       FO:取操作数阶段。从寄存器堆或外部存储器读出相应的数据,通过数据总线送入运算单元或寄存器堆。 </P>
<P>       EXE/WB:执行及写回阶段。进行运算或操作,得出相应的结果,并将结果放到写总线(EB)上。</P>
<P>                      <IMG style="WIDTH: 388px; HEIGHT: 102px" height=102 alt=4级流水线 hspace=0 src="http://www.dzdqw.com/jishu/UploadFiles_9637/200610/20061010223229888.jpg" width=388 border=0><BR> </P>
<P>    <STRONG>   2 外围接口部分 </STRONG></P>
<P>       外围接口部分提供系统内部和外部的各种连接方式,实现各种方式的信息传输。本设计把这些接口分为二大部分:(1)MCU类型的接口,如低速的串行端口(串行外围接口(SPI)和通用异步收发器(UART))、可编程通信接口(PCI)、通用串行总线(USB)以及一些外围设备。(2)适于媒体信息收发的高速接口,如异步串行端口和并行外围接口。 </P>
<P>      <STRONG> 3 数据传输的设计</STRONG> </P>
<P>       数字信号处理是数据量很大的应用,所以如何高效地传输数据是一个影响系统性能的关键瓶颈。作为DSP处理器,必须有全面的DMA能力以便对数据在芯片内外进行传输。因为在DSP芯片内部集成足够的存储空间不大现实,所以必须采用DMA来管理流动数据,将数据传输和系统控制过程分开。这样,一方面可以提高数据传输的速度,另一方面可以降低处理器内核的负担,提高系统运行效率。 </P>
<P>       系统设计中DMA采用基于描述符的传送,它在发起DMA传送序列时,需要一组存储在存储器中的参数。这类传送允许将多个DMA序列链接在一起,一个DMA通道可以被编程建立,并且在当前序列完成之后启动另一个DMA传送。</P>
<P>      <STRONG> 4 乘法器和逻辑单元的设计</STRONG> </P>
<P>       在数字信号处理应用中,实现高速的数据运算是其突出的特点,所以其结构设计中必须具有单独的乘法器以实现其性能的提高。乘法器和逻辑单元的结构框图如图2所示。 </P>
相关资讯