初次接觸高速訊号或DDR設計的人,可以找到一些在談走线繞等長的 舊資料(當中不乏過去大廠的design guide),但近幾年一些DDRII(或更快)的design rule,漸漸改以定義setup time, hold time budget with jitter取代length-matching routing rule,並且改以強調對時序圖的理解與使用模擬(margin predict)的重要性。簡单說:rule就是不管你怎麼layout設計,但你時序要滿足規格(timing margin),或傳輸线的損耗要在規格內(S-parameter)。
一条学习经验: 大约10年前,我设计一块多 层的表面贴电路板——板子的两面都有元件。用很多螺钉将板子固定在一个镀金的铝制外壳中(因为有很严格的防震指标)。提供偏置馈通的引脚穿过板子。该引脚 是通过焊接线连接到PCB上的。这是一个很复杂的装置。板子上的一些元件是用于测试设定(SAT)的。但是我已经明确规定了这些元件的位置。你能猜出这些 元件都安装在什么地方吗?对了,在板子的下面。当产品工程师和技术员不得不将整个装置拆开,完成设定后再将它们重新组装的时候,高速pcb设计外包,显得很不高兴。从那以后我 再也没有犯过这种错误了。由 于接地平面可以消除导体和接地平面之间的磁场,高密高速pcb设计,所以可以减小印制线电感。如果破坏接地平面的某个区域,会给接地平面上面或下面的印制线引入意想不到的寄生 电感。 因为接地平面通常具有很大的表面积和横截面积,上海高速pcb设计,所以使接地平面的电阻保持z小值。在低频段,高速pcb设计电源完整性,电流会选择电阻z小的路径,但是在高频段,电流会选择阻抗z小的路径。然 而也有例外,有时候小的接地平面会更好。如果将接地平面从输入或者输出焊盘下挪开,高速运算放大器会更好地工作。 高速pcb设计电源完整性-上海高速pcb设计-武汉莱奥特由武汉莱奥特电子科技有限公司提供。武汉莱奥特电子科技有限公司(www.whlayout.com)实力雄厚,信誉可靠,在湖北 武汉 的电子、电工项目合作等行业积累了大批忠诚的客户。公司精益求精的工作态度和不断的完善理念将引领武汉莱奥特和您携手步入,共创美好未来! 产品:武汉莱奥特供货总量:不限产品价格:议定包装规格:不限物流说明:货运及物流交货说明:按订单