封装测试设备之组件封装:
组件封装式PQFP(Plastic Quad Flat Package塑料四方扁平包装)这种封装的芯片引脚之间的距离很小,管脚很细,一般大规模或超大集成电路都采用这种封装形式,其引脚一般在100个以上。用这种形式封装的芯片必须采用SMD(表面安装设备技术)将芯片与主板焊接起来。采用SMD安装的芯片不必在主板上打孔,一般在主板表面上有设计好的响应管脚的焊
集成电路封装测试
封装测试设备之组件封装:
组件封装式PQFP(Plastic Quad Flat Package塑料四方扁平包装)这种封装的芯片引脚之间的距离很小,管脚很细,一般大规模或超大集成电路都采用这种封装形式,其引脚一般在100个以上。用这种形式封装的芯片必须采用SMD(表面安装设备技术)将芯片与主板焊接起来。采用SMD安装的芯片不必在主板上打孔,一般在主板表面上有设计好的响应管脚的焊点。将芯片各脚对准相应的焊点,即可实现与主板的焊接。用这种方法焊上去的芯片,如果不用工具很难拆卸下来。
封装测试设备的芯片载体封装
80年代出现了芯片载体封装,其中有陶瓷无引线芯片载体LCCC(Leadless Ceramic Chip Carrier)、塑料有引线芯片载体PLCC(Plastic Leaded Chip Carrier)、小尺寸封装SOP(Small Outline Package)、塑料四边引出扁平封装PQFP(Plastic Quad Flat Package), 以0.5mm焊区中心距,208根I/O引脚的QFP封装的CPU为例,外形尺寸28×28mm,芯片尺寸10×10mm,则芯片面积/封装=10×10/28×28=1:7.8,由此可见QFP比DIP的封装尺寸大大减小。QFP的特点是: 1.适合用SMT表面安装技术在PCB上安装布线; 2.封装外形尺寸小,寄生参数减小,适合高频应用; 3.操作方便; 4.可靠性高。
晶圆级封装的设计意图
晶圆级封装的设计意图是通过降低芯片制造成本,用来实现引脚数量少且性能出色的芯片。晶圆级封装方案都是直接将裸片直接焊接在主板上。徕森较为关心的是这种新封装技术的特异性,以及常见的热机械失效等相关问题,并提出相应的控制方案和改进方法。晶圆级封装技术虽然有优势,但是存在特殊的热机械失效问题。
封装测试的分类和流程:
封装测试的分类方式有多种,如以封装组合中芯片数目为依据可以分为单芯片封装和多芯片封装;以材料为依据可以分为高分子材料类和陶瓷类;以器件和电路板连接方式为依据可以分为引脚插入型和表面贴装型;以引脚分别为依据可以分为单边引脚、双边引脚、四边引脚、底部引脚等。封装测试时在进行后段工艺(EOL),对独立的晶片用塑料外壳加以封装保护、塑封,以及后固化、切筋和成型、电镀以及打印等工艺。封装完成后进行成品测试,后入库出货。
(作者: 来源:)