企业视频展播,请点击播放视频作者:广州俱进科技有限公司
做完这一步,我们就可以生成netlist了,这个netlist是原理图与pcb之间的桥梁。原理图是我们能认知的形式,电脑要将其转化为pcb,就必须将原理图转化它认识的形式netlist,然后再处理、转化为pcb。得到netlist,马上画pcb?别急,先做ERC先。
ERC是电气规则检查的缩写。它能对一些原理图基
高频线路板设计
企业视频展播,请点击播放
视频作者:广州俱进科技有限公司
做完这一步,我们就可以生成netlist了,这个netlist是原理图与pcb之间的桥梁。原理图是我们能认知的形式,电脑要将其转化为pcb,就必须将原理图转化它认识的形式netlist,然后再处理、转化为pcb。得到netlist,马上画pcb?别急,先做ERC先。
ERC是电气规则检查的缩写。它能对一些原理图基本的设计错误进行排查,如多个output接在一起等问题。但是一定要仔细检查自己的原理图,不能过分依赖工具。毕竟工具并不能明白你的系统,它只是纯粹地根据一些基本规则排查。从netlist得到了pcb,一堆密密麻麻的元件,和数不清的飞线是不是让你吓了一跳?别急,还得慢慢来。确定板框大小。在keepout区或mechanic区画个板框,这将限制了你布线的区域。需要根据需求好考虑板长、板宽,有时还得考虑板厚。
当然了,叠层也得考虑好。叠层的意思就是,板层有几层,怎么应用,比如板总共4层,顶层走信号,中间首层铺电源,中间第二层铺地,底层走信号。
高速PCB的阻抗控制
高速电路采用的元器件集成度高,速度快,引出端子多,密度高,层数16层,能控制传输线的特性阻抗。特性阻抗就是传输线和介质共同作用结果下的阻止电磁场变化传播的固有特性,因而和传输线的宽度、厚度、离参考层间距及介电参数等有关。传输线的特性阻抗是影响信号的重要因素,如果信号传播过程中阻抗始终保持一致,那么信号可以很平稳地向前传播。当阻抗发生了改变时,信号能量中的一- 部分反射回来,信号传输的连续性就被破坏,将导致信号失真。
现在让我们看看在审查pcb设计时发现的常见的错误:
去耦电容器的位置不正确
关键组件需要干净,稳定的电压源。去耦电容器放置在电源轨上,以在这方面提供帮助。
但是,为了使去耦电容器发挥比较好的作用,它们必须尽可能靠近需要稳定电压的引脚。
来自电源的电源线需要进行布线,以便在连接到需要稳定电压的引脚之前先连接到去耦电容器。
同样重要的是,将电源稳压器的输出电容器放置在尽可能靠近稳压器输出引脚的位置。
这对于优化稳定性是必不可少的(所有调节器都使用一个反馈环路,如果未正确稳定,该环路可能会振荡)。它还可以改善瞬态响应。
(作者: 来源:)