DIP包装元件是1970及1980年代微电子产业的主流。在21世纪初的使用量逐渐减少,被像是PLCC及SOIC等表面贴装技术的封装所取代。表面贴装技术元件的特性适合量产时使用,但在电路原型制作时比较不便。由于有些新的元件只提供表面贴装技术封装的产品,因此有许多公司生产将SMD元件转换为DIP包装的转接器,可以将表面贴装技术封装的IC放在转接器中,像DIP包装元件一様的再接到面包
逆变器生产
DIP包装元件是1970及1980年代微电子产业的主流。在21世纪初的使用量逐渐减少,被像是PLCC及SOIC等表面贴装技术的封装所取代。表面贴装技术元件的特性适合量产时使用,但在电路原型制作时比较不便。由于有些新的元件只提供表面贴装技术封装的产品,因此有许多公司生产将SMD元件转换为DIP包装的转接器,可以将表面贴装技术封装的IC放在转接器中,像DIP包装元件一様的再接到面包板或其他配合直插式元件的电路原形板(像洞洞板)中。
DIP结构:
双列直插封装芯片的封装一般是由塑胶或陶瓷制成。陶瓷封装的气密性良好,常用在需要高可靠度的设备。不过大部分的双列直插封装芯片都是使用热固性树脂塑胶。一个不到2分钟的固化周期,可以生产上百个的芯片。
DIP引脚数及间距:常用的DIP封装符合JEDEC标准,二引脚之间的间距(脚距)为0.1吋(2.54毫米)。二排引脚之间的距离(行间距、row spacing)则依引脚数而定,很为常见的是0.3吋(7.62毫米)或0.6吋(15.24毫米)。其他较少见的距离有0.4吋(10.16毫米)或0.9吋(22.86毫米),也有一些包装是脚距0.07吋(1.778毫米),行间距则为0.3吋、0.6吋或0.75吋。
DIP封装的引脚数恒为偶数。若行间距为0.3吋,常见的引脚数为8至24,偶尔也会看到引脚数为4或28的包装。若行间距为0.6吋,常见的引脚数为24、28、32或40,也有引脚数为36、48或52的包装。摩托罗拉 68000及Zilog Z180等CPU的引脚数为64,这是常用DIP封装的较大引脚数。
DIP的特点:适合在PCB(印刷电路板)上穿孔焊接,操作方便。芯片面积与封装面积之间的比值较大,故体积也较大。较早的4004、8008、8086、8088等CPU都采用了DIP封装,通过其上的两排引脚可插到主板上的插槽或焊接在主板上。
(作者: 来源:)