一个待测信号使用200Hz采样率的逻辑分析仪,当参考电压设定为1.5V时,在测量时逻辑分析仪就会平均每5ms采取一个点,超过1.5V者为High(逻辑1),1.5V者为Low(逻辑0),而后的逻辑1和0可连接成一个简单波形,工程师便可在此连续波形中找出异常错误(bug)之处。定时分析与状态分析的主要区别是:定时分析由内部时钟控制采样,采样与被测系统是异步的。整体而言,逻辑分析仪测量被测信号时,
逻辑分析仪的原理
一个待测信号使用200Hz采样率的逻辑分析仪,当参考电压设定为1.5V时,在测量时逻辑分析仪就会平均每5ms采取一个点,超过1.5V者为High(逻辑1),1.5V者为Low(逻辑0),而后的逻辑1和0可连接成一个简单波形,工程师便可在此连续波形中找出异常错误(bug)之处。定时分析与状态分析的主要区别是:定时分析由内部时钟控制采样,采样与被测系统是异步的。整体而言,逻辑分析仪测量被测信号时,并不会显示出电压值,只是High跟Low的差别;如果要测量电压就一定需要使用逻辑分析仪示波器。
逻辑分析仪协议触发能够充分利用有限的触发深度和存储空间,同时提供更多更可靠的触发,为发现和定位错误提供了一种的工具。
错误识别是逻辑分析仪的主要作用,它建立在协议和协议触发之上的,只有协议触发功能强大才能采集到错误,只有协议正确才能发现错误。
信息提示能够充分利用颜色与视图等资源,有效表达协议的结果,使得用户能够找到需要的信息。当然信息提示也能够合理调节处理资源,节省用户时间。
逻辑分析仪是数字设计验证与调试过程中公认出色的工具,它能够检验数字电路是否正常工作,并帮助用户查找并排除故障。它每次可捕获并显示多个信号,分析这些信号的时间关系和逻辑关系;对于调试难以捕获的、间断性故障,某些逻辑分析仪可以检测低频瞬态干扰,以及是否违反建立、保持时间。将欲显示的数字量通过D/A变换器转变成模拟量,将此模拟量按照存储器中取出的数字量的先后顺序显示在屏幕上形成一个图像的点阵。在软硬件系统集成中,逻辑分析仪可以跟踪嵌入软件的执行情况,并分析程序执行的效率,便于系统后的优化。另外,某些逻辑分析仪可将源代码与设计中的特定硬件活动相互关联。逻辑分析仪可将源代码与设计中的特定硬件活动相互关联。

(作者: 来源:)