企业视频展播,请点击播放视频作者:广州俱进科技有限公司
PCB设计思路
设计一款硬件电路,要熟悉元器件的基础理论,比如元器件原理、选型及使用,学会绘制原理图,并通过软件完成PCB设计,熟练掌握工具的技巧使用,学会如何优化及调试电路等。要如何完整地设计一套硬件电路设计,下面为大家分享我的几点个人经验。
1、总体思路
设计硬件电路,大的框架和架构要搞清楚,但要
pcb线路板设计
企业视频展播,请点击播放
视频作者:广州俱进科技有限公司
PCB设计思路
设计一款硬件电路,要熟悉元器件的基础理论,比如元器件原理、选型及使用,学会绘制原理图,并通过软件完成PCB设计,熟练掌握工具的技巧使用,学会如何优化及调试电路等。要如何完整地设计一套硬件电路设计,下面为大家分享我的几点个人经验。
1、总体思路
设计硬件电路,大的框架和架构要搞清楚,但要做到这一点还真不容易。有些大框架也许自己的老板、老师已经想好,自己只是把思路具体实现。但也有些要自己设计框架的,那就要搞清楚要实现什么功能,然后找找有否能实现同样或相似功能的参考电路板。
要懂得尽量利用他人的成果,越是有经验的工程师越会懂得借鉴他人的成果。
2、找到参考设计
在开始做硬件设计前,根据自己的项目需求,可以去找能够满足硬件功能设计的,有很多相关的参考设计。没有找到也没关系,先确定大IC芯片,找datasheet,看其关键参数是否符合自己的要求,哪些才是自己需要的关键参数,以及能否看懂这些关键参数,都是硬件工程师的能力的体现,这也需要长期地慢慢地积累。
这期间,要善于提问,因为自己不懂的东西,别人往往一句话就能点醒你,尤其是硬件设计。
3、理解电路
如果你找到了的参考设计,恭喜你!你可以节约很多时间了,包括前期设计和后期调试。马上就copy?NO。
先看懂理解了再说,既能提高我们的电路理解能力,还能避免设计中的错误。
接下来就是布线。这与布局往往是互动的。有经验的人往往在开始就能看出哪些地方能布线成功。如果有些地方难以布线还需要改动布局。对于fpga设计来说往往还要改动原理图来使布线更加顺畅。
布线和布局问题涉及的因素很多,对于高速数字部分,因为牵扯到信号完整性问题而变得复杂,但往往这些问题又是难以定量或即使定量也难以计算的。所以,在信号频率不是很高的情况下,应以布通为首要原则。
高速电路设计面临的问题
伴随着半导体技术的发展,时钟频率越来越高。目前,超过一半的数字系统的时钟频率高于100MHz。另一方面,从半导体芯片封装的发展来看,芯片体积越来越小、集成度越来越高、引脚数越来越多。所以,在当今的电路设计领域,电路系统正朝着大规模、小体积、高速度、高密度的方向飞速发展。这样就带来了一个问题,即芯片的体积减小导致电路的布局、布线很困难,而信号的频率还在逐年增1高,边沿速率越来越快,PCB上的电磁现象更复杂,适用于低速电路的电路理论知识(如基尔霍夫电压/电流定律)可能已失去作用。此外,电子设备越来越广泛地应用于人们的工作和生活之中,电子设备工作的电磁环境越来越复杂,电磁兼容问题也越来越重要。

总之,电子技术的发展给高速数字系统设计带来了挑战,作为高速电路设计的工程师,将不可避免地面临一些新的问题。
(作者: 来源:)